预览加载中,请您耐心等待几秒...
1/10
2/10
3/10
4/10
5/10
6/10
7/10
8/10
9/10
10/10

亲,该文档总共23页,到这已经超出免费预览范围,如果喜欢就直接下载吧~

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

(19)中华人民共和国国家知识产权局(12)发明专利申请(10)申请公布号CN108206000A(43)申请公布日2018.06.26(21)申请号201711374302.5(22)申请日2017.12.19(30)优先权数据10-2016-01736602016.12.19KR(71)申请人乐金显示有限公司地址韩国首尔(72)发明人沈禹成奉俊澔(74)专利代理机构北京集佳知识产权代理有限公司11227代理人陈炜马晓虹(51)Int.Cl.G09G3/20(2006.01)G09G3/3266(2016.01)G09G3/36(2006.01)权利要求书2页说明书12页附图8页(54)发明名称栅极驱动电路(57)摘要本发明公开了一种栅极驱动电路,其包括包含多个级的移位寄存器。多个级中的第n级包括根据Q节点处的电压将第一时钟输出至输出节点的上拉开关元件、根据QB节点处的电压将栅极低电压输出至输出节点的下拉开关元件以及将Q节点处的电压和QB节点处的电压反相并输出的逻辑单元。逻辑单元包括:第一开关元件,其位于提供起始电压的起始电压线与Q节点之间;第二开关元件,其连接至QB节点;第三开关元件,其位于第二开关元件与栅极低电压线之间;第四开关元件,其位于栅极高电压线与QB节点之间;第五开关元件,其位于Q节点与栅极低电压线之间;第一电容器,其位于Q节点与输出节点之间;以及第二电容器,其位于栅极低电压线与下拉开关元件的栅极之间。CN108206000ACN108206000A权利要求书1/2页1.一种栅极驱动电路,包括:包括多个级的移位寄存器,所述移位寄存器被配置成接收第一时钟、第二时钟、第三时钟和第四时钟,其中,所述多个级当中的第n级包括:上拉开关元件,其基于Q节点处的电压将第一时钟输出至输出节点;下拉开关元件,其基于QB节点处的电压将栅极低电压输出至所述输出节点;以及逻辑单元,其输出所述Q节点处的电压和所述QB节点处的电压,所述逻辑单元包括:第一开关元件,其包括被输入所述第四时钟的栅极,所述第一开关元件连接在向所述逻辑单元提供起始电压的起始电压线与所述Q节点之间;第二开关元件,其连接至所述QB节点,所述第二开关元件包括连接至所述Q节点的栅极;第三开关元件,其连接在所述第二开关元件与提供所述栅极低电压的栅极低电压线之间;第四开关元件,其包括被输入所述第三时钟的栅极,所述第四开关元件连接在提供栅极高电压的栅极高电压线与所述QB节点之间;第五开关元件,其包括连接至所述QB节点的栅极,所述第五开关元件连接在所述Q节点与所述栅极低电压线之间;第一电容器,其连接在所述Q节点与所述输出节点之间;和第二电容器,其连接在所述栅极低电压线与所述下拉开关元件的栅极之间,其中,n为正整数。2.根据权利要求1所述的栅极驱动电路,其中,所述第三开关元件包括连接至所述Q节点的栅极。3.根据权利要求2所述的栅极驱动电路,其中,当所述Q节点处的电压为高时,所述第二开关元件和所述第三开关元件将所述栅极低电压提供至所述QB节点。4.根据权利要求1所述的栅极驱动电路,其中,所述第三开关元件包括被输入所述第四时钟的栅极。5.根据权利要求4所述的栅极驱动电路,其中,当所述第四时钟和所述起始电压两者都为高时,所述第二开关元件和所述第三开关元件将所述栅极低电压提供至所述QB节点。6.根据权利要求1所述的栅极驱动电路,其中,当从所述起始电压线提供的所述起始电压和所述第四时钟两者都为高时,所述第一开关元件将所述Q节点充电至高电平。7.根据权利要求1所述的栅极驱动电路,其中,当在所述Q节点处的电压处于高状态时将所述第一时钟以高状态输入时,所述第一电容器使所述Q节点处的电压随着所述输出节点的电压上升而升高。8.根据权利要求1所述的栅极驱动电路,其中,作为相对于所述第n级的前一级的第n-1级包括上拉开关元件,该上拉开关元件基于所述第n-1级的Q节点处的电压将所述第四时钟输出至所述n-1级的输出节点。9.一种栅极驱动电路,包括:包括多个级的移位寄存器,所述移位寄存器被配置成接收第一时钟、第二时钟、第三时钟和第四时钟,2CN108206000A权利要求书2/2页其中,所述多个级当中的第n级包括:上拉开关元件,其包括连接至Q节点的栅极,所述上拉开关元件连接在提供所述第一时钟的第一时钟线与输出节点之间;下拉开关元件,其包括连接至QB节点的栅极,所述下拉开关元件连接在提供栅极低电压的栅极低电压线与所述输出节点之间;以及逻辑单元,其输出所述Q节点处的电压和所述QB节点处的电压,所述逻辑单元包括:第一开关元件,其包括被输入起始电压的栅极,所述第一开关元件连接在提供栅极高电压的栅极高电压线与所述Q节点之间;第二开关元件,其连接至所述QB节点,所述第二开关元件包括连接至所述Q节点的栅极;第三开关元件,其包括被