verilog数字钟课程设计大学论文.doc
雨巷****珺琦
在线预览结束,喜欢就下载吧,查找使用更方便
相关资料
verilog数字钟课程设计大学论文.doc
课程设计报告课程设计题目:数字钟系统设计学号:学生姓名:专业:通信工程班级:指导教师:2016年1月4日摘要FPGA(FieldProgrammableGateArray,现场可编程门阵列),一种可编程逻辑器件,是目前数字系统设计的主要硬件基础。可编程逻辑器件的设计过程是利用EDA开发软件和编程和编程工具对器件进行开发的过程。通过modelsim软件下采用verilog语言实现数字钟系统设计,实现了以下几个方面的功能:数字钟基本计时功能数字钟校时功能数字钟系统报时功能关键词:FPGA;VHDL;数字钟目录
Verilog数字钟课程设计.doc
课程设计报告课程设计题目:数字钟系统设计学号:学生姓名:专业:通信工程班级:指导教师:2016年1月4日摘要FPGA(FieldProgrammableGateArray,现场可编程门阵列),一种可编程逻辑器件,是目前数字系统设计的主要硬件基础。可编程逻辑器件的设计过程是利用EDA开发软件和编程和编程工具对器件进行开发的过程。通过modelsim软件下采用verilog语言实现数字钟系统设计,实现了以下几个方面的功能:数字钟基本计时功能数字钟校时功能数字钟系统报时功能关键词:FPGA;VHDL;数字钟目录
Verilog数字钟课程设计.pdf
Verilog数字钟课程设计课程设计报告课程设计题目:数字钟系统设计学号:2学生姓名:刘新强专业:通信工程班级:1421302指导教师:钟凯2016年1月4日1/101/10Verilog数字钟课程设计摘要FPGA(FieldProgrammableGateArray,现场可编程门阵列),一种可编程逻辑器件,是目前数字系统设计的主要硬件基础。可编程逻辑器件的设计过程是利用EDA开发软件和编程和编程工具对器件进行开发的过程。通过modelsim软件下采用verilog语言实现数字钟系统设计,实现了以下几个方
Verilog数字钟课程设计.docx
课程设计报告课程设计题目:数字钟系统设计学号:201420130327学生姓名:刘新强专业:通信工程班级:1421302指导教师:钟凯2016年1月4日摘要FPGA(FieldProgrammableGateArray,现场可编程门阵列),一种可编程逻辑器件,是目前数字系统设计的主要硬件基础。可编程逻辑器件的设计过程是利用EDA开发软件和编程和编程工具对器件进行开发的过程。通过modelsim软件下采用verilog语言实现数字钟系统设计,实现了以下几个方面的功能:数字钟基本计时功能数字钟校时功能数字钟系
Verilog数字钟课程设计.doc
PAGE\*MERGEFORMAT142020年4月19日Verilog数字钟课程设计文档仅供参考课程设计报告课程设计题目:数字钟系统设计学号:0327学生姓名:刘新强专业:通信工程班级:1421302指导教师:钟凯1月4日摘要FPGA(FieldProgrammableGateArray,现场可编程门阵列),一种可编程逻辑器件,是当前数字系统设计的主要硬件基础。可编程逻辑器件的设计过程是利用EDA开发软件和编程和编程工具对器件进行开发的过程。经过modelsim软件下采用verilog语言实现数字