预览加载中,请您耐心等待几秒...
1/10
2/10
3/10
4/10
5/10
6/10
7/10
8/10
9/10
10/10

亲,该文档总共35页,到这已经超出免费预览范围,如果喜欢就直接下载吧~

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

(19)中华人民共和国国家知识产权局(12)发明专利申请(10)申请公布号CN106991945A(43)申请公布日2017.07.28(21)申请号201610918574.6(22)申请日2016.10.21(30)优先权数据10-2015-01479812015.10.23KR(71)申请人乐金显示有限公司地址韩国首尔(72)发明人奉俊澔姜昌宪李定忞(74)专利代理机构北京集佳知识产权代理有限公司11227代理人康建峰吴琼(51)Int.Cl.G09G3/20(2006.01)权利要求书4页说明书19页附图11页(54)发明名称扫描驱动器、显示装置以及驱动显示装置的方法(57)摘要本公开提供了一种扫描驱动器、显示装置以及驱动显示装置的方法。该显示装置包括显示面板和扫描驱动器。显示面板显示图像。扫描驱动器包括布置在显示面板的一侧的扫描信号生成电路以及布置在显示面板的另一侧的发射信号生成电路。发射信号生成电路响应于外部时钟信号以及从扫描信号生成电路输出的第一扫描信号而输出具有至少两个逻辑高区段的发射信号。CN106991945ACN106991945A权利要求书1/4页1.一种显示装置,包括:用于显示图像的显示面板;以及扫描驱动器,其被配置成包括布置在所述显示面板的一侧的扫描信号生成电路以及布置在所述显示面板的另一侧的发射信号生成电路,其中,所述发射信号生成电路响应于外部时钟信号以及从所述扫描信号生成电路输出的第一扫描信号而输出具有至少两个逻辑高区段的发射信号。2.根据权利要求1所述的显示装置,其中,所述发射信号生成电路包括:第一电路,其被配置成包括控制对Q节点和QB节点进行充电和放电的第一晶体管至第三晶体管以及第一电容器;第二电路,其被配置成包括控制对Q节点和QB节点进行充电和放电的第四晶体管和第五晶体管;第三电路,其被配置成包括通过所述发射信号生成电路的输出端来输出逻辑高或逻辑低发射信号的上拉晶体管、下拉晶体管和第二电容器;其中,所述上拉晶体管的栅电极连接至所述Q节点,所述下拉晶体管的栅电极连接至所述QB节点。3.根据权利要求2所述的显示装置,其中,所述第一电路包括:所述第一晶体管,其被配置成使得:所述第一晶体管的栅电极连接至第N时钟信号线;所述第一晶体管的第一电极连接至起始信号线;以及所述第一晶体管的第二电极连接至所述Q节点;所述第二晶体管,其被配置成使得:所述第二晶体管的栅电极连接至起始信号线;所述第二晶体管的第一电极连接至栅极低电压线;以及所述第二晶体管的第二电极连接至Q2节点;所述第一电容器,其被配置成使得所述第一电容器的一端连接至时钟信号线且所述第一电容器的另一端连接至所述Q2节点;以及第三晶体管,其被配置成包括第三晶体管A和第三晶体管B,其中所述第三晶体管A被配置成使得:所述第三晶体管A的栅电极连接至所述Q2节点;所述第三晶体管A的第一电极连接至所述第N时钟信号线;以及所述第三晶体管A的第二电极连接至所述QB节点;而所述第三晶体管B被配置成使得:所述第三晶体管B的栅电极连接至所述Q节点;所述第三晶体管B的第一电极连接至所述栅极低电压线;以及所述第三晶体管B的第二电极连接至所述QB节点。4.根据权利要求3所述的显示装置,其中所述第三电路包括:所述上拉晶体管,其被配置成使得:所述上拉晶体管的第一电极连接至栅极高电压线;以及所述上拉晶体管的第二电极连接至所述发射信号生成电路的输出端;所述下拉晶体管,其被配置成使得:所述下拉晶体管的第一电极连接至所述栅极低电压线;以及所述下拉晶体管的第二电极连接至所述发射信号生成电路的输出端;以及所述第二电容器,其被配置成使得:所述第二电容器的一端连接至所述Q节点;以及所述第一电容器的另一端连接至所述发射信号生成电路的输出端。5.根据权利要求4所述的显示装置,其中所述第一电路包括第六晶体管,所述第六晶体管被配置成使得:所述第六晶体管2CN106991945A权利要求书2/4页的栅电极连接至所述起始信号线;所述第六晶体管的第一电极连接至所述栅极低电压线;以及所述第六晶体管的第二电极连接至所述QB节点,以及其中所述第三电路包括第七晶体管,所述第七晶体管被配置成使得:所述第七晶体管的栅电极连接至所述栅极高电压线;所述第七晶体管的第一电极连接至所述Q节点的与所述第四晶体管的所述第二电极相邻的一侧;以及所述第七晶体管的第二电极连接至所述Q节点的与所述第二电容器的一端相邻的另一侧。6.根据权利要求4所述的显示装置,其中,所述第三电路包括:所述下拉晶体管,其被配置成包括第一下拉晶体管和第二下拉晶体管,其中所述第一下拉晶体管被配置成使得:所述第一下拉晶体管的栅电极连接至所述QB节点;以及所述第一下拉晶体管的第二电极连接至所述发射信号生成电路的输出端;而所述第二下拉晶体管被配置成使得:所述第二下拉晶体