源极驱动电路以及显示装置.pdf
青团****青吖
亲,该文档总共12页,到这已经超出免费预览范围,如果喜欢就直接下载吧~
相关资料
源极驱动电路以及显示装置.pdf
一种源极驱动电路及显示装置。所述源极驱动电路包括:检测电路,被配置为检测公共电压的变化值;以及补偿电路,被配置为基于数据信号以及所述公共电压的变化值得到补偿数据信号,并将所述补偿数据信号输出至显示面板的像素电极。本公开的实施例通过检测显示面板上的公共电压的变化,并基于该公共电压的变化调整源极驱动电路的输出信号,从而来保证像素上充电电压的准确性,防止加载在液晶上的电压有偏压,避免造成电荷残留。
源极驱动单元及其驱动方法、源极驱动电路、显示装置.pdf
本申请的实施例提供一种源极驱动单元及其驱动方法、源极驱动电路、显示装置,涉及显示技术领域,解决数据线上具有残留数据信号的问题。该源极驱动单元包括移位寄存器子单元和锁存子单元。所述锁存子单元包括复位模块和至少一级锁存模块;锁存模块与移位寄存器子单元、数据信号端相连接;锁存模块用于在移位寄存器子单元输出信号的控制下,对数据信号端输出的数据信号进行锁存,并将数据信号输出至数据线;复位模块与使能信号端、复位信号端、锁存模块相连接,复位模块用于在使能信号端的控制下,通过复位信号端对锁存模块锁存的数据信号进行复位。该
源极驱动电路、显示装置和显示驱动方法.pdf
本发明提供一种源极驱动电路、显示装置和显示驱动方法。本发明实施例的源极驱动电路包括串并转换模块、N个第一缓存器、第二缓存器、运算器和数模转换模块,其中,N为大于1的整数:所述N个第一缓存器依次级联;所述串并转换模块的输出端与所述N个第一缓存器中的第一级第一缓存器的输入端连接;所述N个第一缓存器的输出端均与所述运算器的输入端连接;所述运算器的输出端与所述第二缓存器的输入端连接;所述第二缓存器的输出端与所述数模转换模块的输入端连接。本发明实施例提高了显示数据优化过程中各像素与周围像素的关联性,有助于提高显示效
驱动电路和驱动方法,以及显示装置.pdf
本发明公开了驱动电路和驱动方法,以及显示装置。该驱动电路的驱动芯片被配置为向栅极驱动单元提供栅极驱动信号,并通过数据总线向多路复用单元提供源极驱动信号,驱动电路包括第一极性数据总线和第二极性数据总线,每个多路复用单元与一个数据总线相连,并将源极驱动信号输出至多个数据线上,每个数据线与一个像素列相连,位于同一行的多个第三子像素与第一极性数据总线和第二极性数据总线相连;位于同一行的多个第四子像素与所述第一极性数据总线和所述第二极性数据总线相连。由此,可令每一像素行中颜色相同的子像素均具有相反的极性。
栅极驱动电路以及包括栅极驱动电路的显示装置.pdf
提供一种栅极驱动电路以及包括栅极驱动电路的显示装置。栅极驱动电路包括:多个信号传输器;以及多个第一缓存器,每个连接至多个信号传输器的其中之一并且包括:第一晶体管;以及第二晶体管,连接至第一晶体管,其中在第一和第二晶体管之间具有用于输出栅极脉冲的第一输出节点,其中多个信号传输器包括:第一控制器,在第一单位时间向第一控制器输入激活时钟时控制第一控制节点用作导通第一晶体管的上拉控制节点,并且在第二单位时间向第一控制器输入失活时钟时禁用;以及第二控制器,在第二单位时间向第二控制器输入激活时钟时控制第二控制节点用作