预览加载中,请您耐心等待几秒...
1/10
2/10
3/10
4/10
5/10
6/10
7/10
8/10
9/10
10/10

亲,该文档总共56页,到这已经超出免费预览范围,如果喜欢就直接下载吧~

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

数字电子技术机械工业出社张建华主编2.1概述正逻辑:用高电平表示逻辑1,用低电平表示逻辑0 负逻辑:用低电平表示逻辑1,用高电平表示逻辑0 在数字系统的逻辑设计中,若采用NPN晶体管和NMOS管,电源电压是正值,一般采用正逻辑。若采用的是PNP管和PMOS管,电源电压为负值,则采用负逻辑比较方便。 今后除非特别说明,一律采用正逻辑。VI控制开关S的断、通情况。 S断开,VO为高电平;S接通,VO为低电平。逻辑电平一、二极管伏安特性利用二极管的单向导电性,相当于一个受外加电压极性控制的开关。2.2半导体二极管和三极管的开关特性2.2半导体二极管和三极管的开关特性2.2半导体二极管和三极管的开关特性2.2半导体二极管和三极管的开关特性MOS管是金属—氧化物—半导体场效应管的简称。(Metal-Oxide-SemiconductorField-EffectTransistor) 由于只有多数载流子参与导电,故也称为单极型三极管。2.2半导体二极管和三极管的开关特性2.3最简单的与、或、非门电路二、二极管或门TTL与非门典型电路TTL或非门典型电路二、74S系列门电路三、TTL系列门电路与门四、TTL门电路的重要参数实际应用中,由于外界干扰、电源波动等原因,可能使输入电平UI偏离规定值。为了保证电路可靠工作,应对干扰的幅度有一定限制,称为噪声容限。3.扇出系数例:如图,试计算74LS系列非门电路G1最多可驱动多少个同类门电路。五、集电极开路的门电路(OC门)普通的TTL门电路不能将输出端直接并联,进行线与。解决这个问题的方法就是把输出极改为集电极开路的三极管结构。3.OC门的“线与”功能①当n个前级门输出均为高电平,即所有OC门同时截止时,为保证输出的高电平不低于规定的UOH,min值,上拉电阻不能过大,其最大值计算公式:5.OC门的应用高电平有效2.三态门的应用七、TTL门电路多余输入端的处理(1)CMOS电路的工作速度比TTL电路的低。 (2)CMOS带负载的能力比TTL电路强。 (3)CMOS电路的电源电压允许范围较大,约在3~18V,抗干扰能力比TTL电路强。 (4)CMOS电路的功耗比TTL电路小得多。门电路的功耗只有几个μW,中规模集成电路的功耗也不会超过100μW。 (5)CMOS集成电路的集成度比TTL电路高。 (6)CMOS电路容易受静电感应而击穿,在使用和存放时应注意静电屏蔽,焊接时电烙铁应接地良好,尤其是CMOS电路多余不用的输入端不能悬空,应根据需要接地或接高电平。一、MOS管的开关特性CMOS非门电压传输特性三、CMOS与非门(P并N串)四、CMOS或非门(P串N并)六、CMOS传输门和双向模拟开关七、CMOS三态输出门①时,TG截止,输出端呈现高阻态。 ②时,TG导通,。一、CMOS门电路比TTL的主要特点二、集成逻辑门电路的选用三、集成逻辑门电路应用举例