预览加载中,请您耐心等待几秒...
1/10
2/10
3/10
4/10
5/10
6/10
7/10
8/10
9/10
10/10

亲,该文档总共111页,到这已经超出免费预览范围,如果喜欢就直接下载吧~

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

第21章触发器和时序逻辑电路电路的输出状态不仅取决于当时的输入信号,而且与电路原来的状态有关,当输入信号消失后,电路状态仍维持不变。这种具有存贮记忆功能的电路称为时序逻辑电路。21.1双稳态触发器21.1.1R-S触发器触发器输出与输入的逻辑关系设原态为“0”态0设原态为“1”态1设原态为“1”态1基本R-S触发器状态表2.可控RS触发器当C=0时当C=1时当C=1时11可控RS状态表例:画出可控R-S触发器的输出波形存在问题:21.1.2主从JK触发器2.工作原理110R00RR3.JK触发器的逻辑功能JKQn+1例:JK触发器工作波形基本R-S触发器&&D触发器状态表例:D触发器工作波形图21.1.4触发器逻辑功能的转换2.将JK触发器转换为T触发器3.将D触发器转换为T´触发器21.2寄存器21.2.1数码寄存器RD21.2.2移位寄存器寄存数码1左移寄存器波形图四位左移移位寄存器状态表1寄存器分类3.双向移位寄存器:右移串行输入021.3计数器21.3.1二进制计数器二进制数 Q2Q1Q01异步二进制加法器工作波形用D触发器构成三位二进制异步加法器2.同步二进制加法计数器二进制数 Q2Q1Q0四位二进制同步加法计数器级间连接的逻辑关系三位同步二进制加法计数器C例:分析图示逻辑电路的逻辑功能,说明其用处。设初始状态为“000”。解:1.写出各触发器 J、K端和C端的逻辑表达式解:当初始状态为“000”时, 各触发器J、K端和C端的电平为0异步五进制计数器工作波形21.3.2十进制计数器二进制数RDQ021.3.3中规模数字集成电路计数器逻辑功能及外引线排列逻辑功能及外引线排列逻辑功能及外引线排列Q1Q1CT74LS290功能表输入计数脉冲输入脉冲S92如何构成N进制计数器用一片CT74LS290构成十以内的任意进制计数器例:六进制计数器1二片CT74LS290可构成100以内的计数器有两个二-五-十进制计数器, 高电平清零十位 0100(4)D(DOWN)—减法脉冲输入端CT74LS192功能表21.5555定时器及其应用VA<2/3UCC1.由555定时器组成的多谐振荡器UCC4.21.5.2定时器电路的应用2.由555定时器组成的单稳态触发器2.由555定时器组成的单稳态触发器2.由555定时器组成的单稳态触发器+UCCui例1:单稳态触发器构成定时检测例2:单稳态触发器构成短时用照明灯uo