计算机组成原理实验-双端口存储器实验.pdf
17****27
亲,该文档总共15页,到这已经超出免费预览范围,如果喜欢就直接下载吧~
相关资料
计算机组成原理实验-双端口存储器实验.pdf
曾国江—计算机组成原理实验报告计算机组成原理课程实验报告9.4双端口存储器实验姓名:曾国江学号:系别:计算机工程学院班级:网络工程1班指导老师:完成时间:评语:得分:-1-曾国江—计算机组成原理实验报告一、实验目的(1)了解双端口静态随机存储器IDT7132的工作特性及使用方法。(2)了解半导体存储器怎样存储和读出数据。(3)了解双端口存储器怎样并行读写,产生冲突的情况如何。二、实验电路图9.6示出了双端口存储器的实验电路图。这里使用了一片IDT7132(U36)(2048×8位),两个端口的地址输入A8
双端口存储器原理实验.docx
华中科技大学实验报告实验名称双端口存储器原理实验成绩实验日期第2次试验指导老师陈国平专业计科班号组别学生姓名同组学生一、实验目的了解双端口静态存储器IDT7132的工作特性及其使用方法了解半导体存储器怎样存储和读取数据。了解双端口存储器怎样并行读写,并分析冲突产生的情况。二、实验电路图3.2示出了双端口存储器的实验电路图。这里使用一片IDT7132(2048×8位),两个端口的地址输入A8-A10引脚接地,因此实际使用的存储容量为256字节。左端口的数据输出接数据总线DBUS,右端口的数据输出端接指令总线
实验2双端口存储器原理实验.doc
三、接线固定接线RS_BUS#接+5V,禁止寄存器堆RF向DBUS送数。IAR_BUS#接+5V,禁止中断地址寄存器IAR向DBUS送数。ALU_BUS接GND,禁止运算器ALU向DBUS输出数据。AR1_INC接GND,禁止地址寄存器进行AR1+1→AR1操作。M3接+5V,使地址寄存器AR2从DBUS取得地址数据。其他控制信号线SW_BUS#接K0;CEL接K1;LRW接K2;CER、LDIR接K3;LDAR1接K4;LDAR2接K5。四、设置功能开关先置开关DB=0,DZ=0,DP=1,使系统处于单
双端口存储器原理实验报告.doc
一、实验内容、方法和步骤1.接线IAR_BUS接GNDALU_BUS接GNDRS_BUS接GND禁止中断地址寄存器、运算器、多端口寄存器堆RF向数据总线DBUS送数据。AR1_INC接GNDM3接VCC使地址寄存器AR1和AR2从数据总线DBUS取得地址数据。信号IAR_BUSALU_BUSRS_BUSAR1_INCM3开关GNDGNDGNDGNDVCC信号LDIRSW_BUSLDAR2LDAR1CERLRWCEL开关K6K5K4K3K2K1K02.置DP=1
双端口存储器原理实验报告.doc
一、实验内容、方法和步骤1.接线IAR_BUS接GNDALU_BUS接GNDRS_BUS接GND禁止中断地址寄存器、运算器、多端口寄存器堆RF向数据总线DBUS送数据。AR1_INC接GNDM3接VCC使地址寄存器AR1和AR2从数据总线DBUS取得地址数据。信号IAR_BUSALU_BUSRS_BUSAR1_INCM3开关GNDGNDGNDGNDVCC信号LDIRSW_BUSLDAR2LDAR1CERLRWCEL开关K6K5K4K3K2K1K02.置DP=1