预览加载中,请您耐心等待几秒...
1/10
2/10
3/10
4/10
5/10
6/10
7/10
8/10
9/10
10/10

在线预览结束,喜欢就下载吧,查找使用更方便

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

梧州学院课程论文(2016-2017学年第1学期)课程论文题目:DDS正弦信号发生器设计学生姓名:欧锦生提交日期:年月日学生签名:学号201401910036班级14级组员课程编号专业自动化课程名称EDA技术任课教师黄玉健教师评语:成绩评定:分任课教师签名:年月日【摘要】本文主要讨论了Verilog语言的基于DDS的波形发生器的设计。从设计要求入手,本文给出了DDS的详细设计过程,包括各个模块的设计思想,电路图,Verilog语言程序代码。其大致思想为通过频率控制字去控制正弦函数的ROM存储表的地址并对应着得到其幅度值,最终达到输出需要波形的目的。本设计除了完成指定的任务。在此基础上,为了验证实验结果我们通过QuartusII的仿真工具对设计的DDS进行了仿真,并且还进行了理论分析,发现理论和实践结合的较好。【关键词】FPGADDSVerilog波形发生器QuartusII1.设计目的精确地输出正弦波信号及保证信号的高可靠性。2.设计要求(1)掌握DDS原理。(2)用Verilog语言代码或混合式设计一个8位的DDS正弦信号发生器。(3)下载并应用SinalTabII逻辑分析器显示波形。(4)可产生8个不同频率的正弦波。3.设计原理及分析本波形发生器的设计包含有频率选择。其具体结构见图3-1.频率选择波形发生器图3-1整体设计方案3.1DDS基本原理DDS的基本原理是利用采样定量,通过查表法产生波形。DDS的结构有很多种,其基本的电路原理可用图2-2来表示。图3-2DDS基本电路原理图其中,相位累加器由N位加法器与N位累加寄存器级联构成如图3-3:图3-3相频累加器每来一个时钟脉冲cf,加法器将控制字k与累加寄存器输出的累加相位数据相加,把相加后的结果送到累加寄存器的数据输入端,以使加法器在下一个时钟脉冲的作用下继续与频率控制字相加。这样,相位累加器在时钟作用下,不断对频率控制字进行线性相位加累加。由此可以看出,相位累加器在每一个时钟输入时,把频率控制字累加一次,相位累加器输出的数据就是合成信号的相位,相位累加器的输出频率就是DDS输出的信号频率。接着,把相位累加器输出的数据作为波形存储器(ROM)的相位取样地址。这样就可把存储在波形存储器内的波形抽样值(二进制编码)经查找表查出(可以看成是一种映射),完成相位到相应幅值转换。3.2频率选择基于DDS的波形发生器,其输出波形的频率由两方面决定。一方面是由频率控制字,即波形输出的步长决定;另一方面是由波形点输出的固有频率决定。DDS输出信号的频率与基准时钟频率的关系由下式给定:其中,fc为基准时钟频率,2N为波形存储器的字数,N为相位累加器的位数,k为频率控制字。一般的,k小于N。4.各模块代码及电路原理图4.1.频率控制字modulef_ctr(sel,f_out,en,reset);input[2:0]sel;//3位输入inputen,reset;output[7:0]f_out;reg[7:0]f_out;//地址为8位的存储器always@(sel)beginif(!reset)f_out<=8'b00000000;elseif(en)begincase(sel)3'b000:f_out<=8'b00000001;3'b001:f_out<=8'b00000010;3'b010:f_out<=8'b00000011;3'b011:f_out<=8'b00000100;3'b100:f_out<=8'b00000101;3'b101:f_out<=8'b00000110;3'b110:f_out<=8'b00000111;3'b111:f_out<=8'b00001000;default:f_out<=8'b00000000;endcaseendendendmodule4.28位加法器原理图模块由宏模块生成4.38位寄存器原理图模块由宏模块生成4.4正弦波形数据ROM模块由宏模块生成4.5顶层电路原理图引脚功能说明:输入引脚clk:时序同步时钟。该时钟主要用于相位累加器和rom表查询的同时序。它决定了相位累加的速度,也决定了幅度点输出的速度。f_ctr:频率选择控制字。该输入端有三位,即是:000—111八个数值编码。编码值从000到111分别对应了195khz,390khz,585khz,780khz,975khz,1170khz,1365khz,1560khz的输出波形频率。en:电路工作使能端,高电平有效。rest:电路工作复位端,低电平有效。输出引脚Q:波形输出端。该端口为8位输出端口。5.仿真图000001010011100101110111图5波形切换6结论自己写参考文献潘松,黄继业,潘明.EDA技术实用教程(第五版)科学出版设.陈后金.数字信号处理(第二版)