预览加载中,请您耐心等待几秒...
1/5
2/5
3/5
4/5
5/5

在线预览结束,喜欢就下载吧,查找使用更方便

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

cpu引脚针定义摘要:cpu引脚定义如下列图对应的AthlonXPdatasheet如下列图下面是socketA的针脚定义。SocketA针脚如图。我们把它分为A、B、C、D四个部分。下面对应的阵脚定义:A和B,C和D。我们先就针脚做一些解释。其中SYSCLK、SYSCLK#负责clock频率部分;SDATA[63:0]#、SDATAINCLK[3:0]#、SDATAOUTCLK[3:0]#、SDATAINVALID#、SDATAOUTVALID#、SFILLVALID#负责Data数据输入输出部分;SADDIN[14:2]#、SADDINCLK#负责probe/sysCMD部分;SDADDOUT[14:2]#、目录cpu引脚定义如下列图学习文档仅供参考对应的AthlonXPdatasheet如下列图下面是socketA的针脚定义。SocketA针脚如图。学习文档仅供参考我们把它分为A、B、C、D四个部分。下面对应的阵脚定义:A和B,C和D。学习文档仅供参考我们先就针脚做一些解释。其中SYSCLK、SYSCLK#负责clock频率部分;SDATA[63:0]#、SDATAINCLK[3:0]#、SDATAOUTCLK[3:0]#、SDATAINVALID#、SDATAOUTVALID#、SFILLVALID#负责Data数据输入输出部分;SADDIN[14:2]#、SADDINCLK#负责probe/sysCMD部分;SDADDOUT[14:2]#、SADDOUTCLK#为Request部分;PROCRDY、CLKPWDRST、CONNECT、STPCLK#、RESET为电源管理和初始化部分;VID[4:0]、COREFB、COREFB#、PWROK为电压控制部分;FID[3:0]为频率控制部分;FSB_SENSE[1:0]为前端总线控制部分;THERMDA、THERMDC为热敏二极管;PICCLK、PICD[1:0]为APIC部分;FREE、IGNNE#、INIT#、INTR、NMI、A20M#、SMI#、FLUSH#这里定义为legacy,功能不详。我们来看金桥的定义:L1:是调节倍频的前提。处于通路状态,可以为下一步调节倍频做准备。学习文档仅供参考L2:设置L2cache容量。L3:倍频设置。L4:关于倍频设置,在新的AthlonXP中整和到L中。L5:SMP支持定义L6:Mobile相关。L7:取消,新核心以前的用于softvid设置。L8:Mobile用softvid设置。L9:取消L10:取消。L11:电压设置。L12:FSB设置。因为各组金桥的不同的定义是通过462个针脚来表达的,所以通过改变针脚的电路可以实现和改变金桥相同的效果。这就是我们的改造根据学习文档仅供参考