预览加载中,请您耐心等待几秒...
1/10
2/10
3/10
4/10
5/10
6/10
7/10
8/10
9/10
10/10

亲,该文档总共25页,到这已经超出免费预览范围,如果喜欢就直接下载吧~

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

(19)中华人民共和国国家知识产权局(12)发明专利申请(10)申请公布号CN109671382A(43)申请公布日2019.04.23(21)申请号201710959711.5(22)申请日2017.10.16(71)申请人乐金显示有限公司地址韩国首尔(72)发明人金莲京文泰雄李正贤(74)专利代理机构北京集佳知识产权代理有限公司11227代理人杜诚王鹏(51)Int.Cl.G09G3/20(2006.01)权利要求书2页说明书12页附图10页(54)发明名称栅极驱动电路以及使用该栅极驱动电路的显示装置(57)摘要本发明涉及栅极驱动电路和使用该电路的显示装置。根据本发明的一个实施方式的栅极驱动电路包括Q节点控制器、QB节点控制器和输出单元,输出单元通过根据Q节点的电压和QB节点的电压控制输出端的充电和放电来产生脉冲型输出信号,并且QB节点控制器在Q节点控制器输出用于Q节点的低电平电压的非扫描时段期间以交替方式控制QB节点的电压。CN109671382ACN109671382A权利要求书1/2页1.一种栅极驱动电路,包括:控制Q节点的电压的Q节点控制器;控制QB节点的电压的QB节点控制器;以及输出单元,其通过根据所述Q节点的电压和所述QB节点的电压控制输出端的充电和放电来产生与第1时钟的一部分同步的脉冲型的输出信号,其中,所述QB节点控制器在所述Q节点控制器输出用于所述Q节点的低电平电压的非扫描时段期间以交替方式控制所述QB节点的电压。2.根据权利要求1所述的栅极驱动电路,其中,所述QB节点控制器包括由在高电平电压状态下彼此不重叠的所述第1时钟和第2时钟分别控制的第9晶体管和第11晶体管,并且所述第9晶体管和所述第11晶体管使得所述QB节点的电压在所述非扫描时段期间在高电平电压和低电平电压之间摆动。3.根据权利要求2所述的栅极驱动电路,其中,所述QB节点控制器包括第12晶体管,所述第12晶体管在所述输出单元以高电平电压驱动输出端或者所述Q节点控制器以高电平电压驱动所述Q节点的时段期间,将所述QB节点的电压控制到低电平电压。4.根据权利要求3所述的栅极驱动电路,其中,所述第9晶体管具有连接至所述第1时钟的漏极和栅极,以及连接至所述QB节点的源极;其中,所述第11晶体管具有连接至所述QB节点的漏极、连接至比所述第1时钟滞后4个水平周期的所述第2时钟的栅极、以及连接至低电平电力线的源极;以及其中,所述第12晶体管具有连接至所述QB节点的漏极、连接至所述输出端或所述Q节点的栅极、以及连接至低电平电力线的源极。5.根据权利要求3所述的栅极驱动电路,还包括进位产生单元,所述进位产生单元包括第13晶体管和第14晶体管并且产生与所述输出信号同步的进位信号,所述第13晶体管具有连接至所述第1时钟的漏极、连接至所述Q节点的栅极和输出所述进位信号的源极,所述第14晶体管具有连接至所述第13晶体管的源极的漏极、连接至比所述第1时钟滞后4个水平周期的所述第2时钟的栅极以及连接至低电平电力线的源极,以及其中,在所述QB节点控制器中,所述第9晶体管具有连接至所述第1时钟的漏极和栅极以及连接至所述QB节点的源极;所述第11晶体管具有连接至所述QB节点的漏极,连接至所述第2时钟的栅极以及连接至低电平电力线的源极;并且所述第12晶体管具有连接至所述QB节点的漏极,连接至所述第13晶体管的源极的栅极以及连接至低电平电力线的源极。6.根据权利要求2所述的栅极驱动电路,其中,所述输出单元包括通过所述Q节点的自举以及对所述输出端的充电而接通的第5晶体管,以及根据连接所述Q节点和所述输出端的电容器的电压以及所述QB节点的电压对所述输出端进行放电的第8晶体管。7.根据权利要求6所述的栅极驱动电路,其中,所述输出单元还包括以与所述第8晶体管交替的方式对所述输出端进行放电的第7晶体管。8.根据权利要求7所述的栅极驱动电路,其中,所述输出单元还包括第6晶体管,其在所述非扫描时段期间根据所述输出端的高电平电压将所述输出端改变为低电平电压。9.根据权利要求8所述的栅极驱动电路,其中,所述第5晶体管具有连接至所述第1时钟的漏极,连接至所述Q节点的栅极以及连接至所述输出端的源极;所述第6晶体管具有连接至所述第1时钟的漏极,以及连接至所述输出端的栅极和源2CN109671382A权利要求书2/2页极;所述第7晶体管具有连接至所述输出端的漏极、连接至比所述第1时钟滞后4个水平周期的所述第2时钟的栅极、以及连接至低电平电力线的源极;以及所述第8晶体管具有连接至所述输出端的漏极、连接至所述QB节点的栅极以及连接至所述低电平电力线的源极。10.根据权利要求2所述的栅极驱动电路,其中,所述Q节点控制器包括将所述Q节点预充电到高电平电压的第1晶体管、使所述Q节点从高电平电压改变到低电平电压的第2晶体管