预览加载中,请您耐心等待几秒...
1/10
2/10
3/10
4/10
5/10
6/10
7/10
8/10
9/10
10/10

亲,该文档总共65页,到这已经超出免费预览范围,如果喜欢就直接下载吧~

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

(19)中华人民共和国国家知识产权局(12)发明专利申请(10)申请公布号CN110402545A(43)申请公布日2019.11.01(21)申请号201880016811.7(71)申请人阿塞勒康姆有限公司(22)申请日2018.02.06地址英国南安普顿市(30)优先权数据(72)发明人R.蒙德M.布雷扎L.向1702341.72017.02.13GB(74)专利代理机构北京市柳沈律师事务所(85)PCT国际申请进入国家阶段日111052019.09.09代理人万里晴(86)PCT国际申请的申请数据(51)Int.Cl.PCT/GB2018/0503322018.02.06H03M13/39(2006.01)H03M13/27(2006.01)(87)PCT国际申请的公布数据H03M13/29(2006.01)WO2018/146462EN2018.08.16权利要求书5页说明书39页附图20页(54)发明名称网络控制器控制的可配置网络电路执行的交织利用非均匀窗口大小的并行TURBO解码是根据预定调度的,这在一个或多个连续时钟循(57)摘要环的不同循环提供先验软判决值,以避免在相同turbo解码器电路执行turbo解码处理,以从时钟循环期间向上部或下部解码器的相同处理接收到的信号中恢复数据符号的帧,该数据符号元件提供不同先验软判决值之间的竞争。因此,的帧包括该帧的每个数据符号的软判决值。该帧处理元件可以具有包括网格的多个级的窗口大的数据符号已经用turbo编码器编码,该turbo编小,使得解码器可以被配置有任意数量的处理元码器包括每个能够由网格表示的上部卷积编码件,使得解码器电路成为任意并行turbo解码器。器和下部卷积编码器、以及在上部卷积编码器和下部卷积编码器之间交织编码数据的交织器。turbo解码器电路包括时钟、用于交织软判决值的可配置网络电路、上部解码器和下部解码器。上部和下部解码器中的每一个包括处理元件,该处理元件被配置为在一系列连续时钟循环期间,从可配置网络电路迭代地接收与数据符号有关的先验软判决值,该先验软判决值与表示上部或下部卷积编码器的状态之间的可能路径的整数个连续网格级的窗口相关联。处理元件使用先验软判决值执行与该窗口相关联的并行计算,以生成与数据符号有关的对应非本征软判决值。可配置网络电路包括网络控制器电路,该网络控制器电路在连续时钟循环期间迭代地控制可配置网络电路的配置,以通过交织由下部解码器提供的非本征软判决值来为上部解码器提供先验软判决值,并且通过交织由上部解码器提供的非本征CN110402545A软判决值来为下部解码器提供先验软判决值。由CN110402545A权利要求书1/5页1.一种turbo解码器电路,用于执行turbo解码处理以从接收到的信号中恢复数据符号的帧,所述数据符号的帧包括所述帧的每个数据符号的一个或多个奇偶校验和/或系统软判决值,所述帧的数据符号已经用turbo编码器编码,所述turbo编码器包括每个能够由网格表示的上部卷积编码器和下部卷积编码器、以及在所述上部卷积编码器和下部卷积编码器之间交织所述数据符号的交织器,所述turbo解码器电路包括:时钟,可配置网络电路,被配置为交织软判决值,上部解码器,包括与所述上部卷积编码器相关联的多个上部处理元件,所述上部解码器的处理元件中的每一个处理元件被配置为,在一系列连续时钟循环期间,从所述可配置网络电路迭代地接收与数据符号有关的先验软判决值,其中所述先验软判决值与表示上部卷积编码器的状态之间的可能路径的整数个连续网格级的窗口相关联,以使用所述先验软判决值执行与该窗口相关联的并行计算以便生成与所述数据符号有关的对应非本征软判决值,以及被配置为向所述可配置网络电路提供非本征软判决值,所述上部解码器的至少一个处理元件被配置为相对所述上部解码器的至少一个其他处理元件执行与不同数量的网格级相关联的窗口的计算,以及下部解码器,包括与所述下部卷积编码器相关联的多个下部处理元件,所述下部解码器的处理元件中的每一个处理元件被配置为,在所述系列连续时钟循环期间,从所述可配置网络电路迭代地接收与数据符号有关的先验软判决值,其中所述先验软判决值与表示下部卷积编码器的状态之间的可能路径的整数个连续网格级的窗口相关联,以使用所述先验软判决值执行与该窗口相关联的并行计算以便生成与所述数据符号有关的对应非本征软判决值,以及被配置为向所述可配置网络电路提供非本征软判决值,所述下部解码器的至少一个处理元件被配置为相对所述下部解码器的至少一个其他处理元件执行与不同数量的网格级相关联的窗口的计算,其中所述可配置网络电路包括网络控制器电路,所述网络控制器电路在所述连续时钟循环期间迭代地控制可配置网络电路的配置,以通过交织由所述下部解码器提供的非本征软判决值来为所述上部解码