预览加载中,请您耐心等待几秒...
1/3
2/3
3/3

在线预览结束,喜欢就下载吧,查找使用更方便

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

超低噪声LDO线性稳压器的研究与实现的开题报告 一、选题背景及意义 随着电子产品的广泛应用,对于电源的要求也越来越高,尤其是对于噪声的要求更是日益提高。传统的线性稳压器在保证电源稳定性的同时,普遍存在较大的噪声干扰,对于一些对噪声要求较高的输入端要素,比如射频前置放大器、ADC等,噪声会对其产生很大的影响,因此超低噪声LDO线性稳压器的研究和实现具有非常重要的意义。 二、研究内容 本课题将设计并实现一种超低噪声LDO线性稳压器,在硬件设计和软件设计两部分展开工作。硬件设计方面,将选取合适的管型、基于零点偏置电路的电压参考源以及布局优化等方法,从源头上抑制噪声的产生;软件设计方面,将采用多层滤波、建模仿真等方法,对噪声进行有效的降噪处理。 三、技术方案 1.硬件设计方案 (1)选择合适的管型:通过筛选优质的管型,如噪声系数小的NFET,体现出优越的噪声性能。 (2)基于零点偏置电路的电压参考源:为了提高参考源的精度,我们将采用基于零点偏置电路的电压参考源,它不仅可以减少偏移电流的影响,而且具有非常低的噪声。 (3)布局优化:将输出口的集中接地和采用过采样及降噪电路,根据杂散噪声的特性选取合适的滤波电容,优化板子布局。 2.软件设计方案 (1)多层滤波:在电路设计阶段中,我们将采用多层滤波提高系统的SNR。在输入端设置低通滤波器,多级差分放大器对输入信号进行放大及滤波处理,输出采用高通滤波 (2)建模仿真:借助eagle,PSpice等仿真工具,对输出噪声进行建模和仿真,优化各项规格参数,提高稳压器的性能。 四、预期成果 (1)硬件设计:成功设计并实现一款超低噪声LDO线性稳压器,达到噪声降低和性能优化的预期效果。 (2)软件设计:应用相关软件实现对输出噪声进行建模和仿真,进一步提高稳压器的稳定性和可靠性。 五、进度安排 本课题计划用三个月的时间完成,初步进度安排如下: 第一周:文献调研与选题确定; 第二周:硬件设计; 第三周:软件设计; 第四周:对实现的超低噪声LDO线性稳压器进行测试和评估; 第五周至第八周:对测试数据进行分析和整理,撰写实验报告; 第九周至第十二周:完成论文撰写和修改。 六、参考文献 1.王志坚,于剑雄.低噪声线性稳压器的研究与设计[J].电视技术,2010,34(5):130-135. 2.黄锋.基于超低噪声LDO的噪声抑制技术研究[D].华东师范大学,2009. 3.朱楚诚,孙伟伟.超低噪声线性稳压器的设计及其应用[J].电力电子技术,2016,50(1):13-17. 4.鲁成,上官启祥.一种低噪声高精度LDO电源芯片的设计[J].微电子学与计算机,2016,33(1):142-144.