多核处理器创新型多核处理器的发展.docx
贤惠****66
在线预览结束,喜欢就下载吧,查找使用更方便
相关资料
多核处理器创新型多核处理器的发展.docx
多核处理器创新型多核处理器的发展布线延迟将影响目前主流商用超标量和vliw技术的长远发展。目前,一些新型多核处理器结构初露端倪,它们依赖于开发指令级并行性以外的其他更粗粒度的并行性,如数据级并行性和线程级并行性,以实现更高性能和应用效能。仅靠扩充目前占主流的超标量和vliw技术,要实现新一代处理器是十分困难的,其中一个主要原因是布线延迟问题。随着芯片制造技术的发展,一个时钟周期中信号在芯片内所能传输的范围越来越小。特别当未来采用35纳米以下设计技术时,在一个时钟周期内信号所能传输的范围仅为芯片
多核处理器创新型多核处理器的发展.docx
多核处理器创新型多核处理器的发展布线延迟将影响目前主流商用超标量和vliw技术的长远发展。目前一些新型多核处理器结构初露端倪它们依赖于开发指令级并行性以外的其他更粗粒度的并行性如数据级并行性和线程级并行性以实现更高性能和应用效能。仅靠扩充目前占主流的超标量和vliw技术要实现新一代处理器是十分困难的其中一个主要原因是布线延迟问题。随着芯片制造技术的发展一个时钟周期中信号在芯片内所能传输的范围越来越小。特别当未来采用35纳米以下设计技术时在一个时钟周期内信号所能传输的范围
多核处理器创新型多核处理器的发展.docx
多核处理器创新型多核处理器的发展布线延迟将影响目前主流商用超标量和vliw技术的长远发展。目前,一些新型多核处理器结构初露端倪,它们依赖于开发指令级并行性以外的其他更粗粒度的并行性,如数据级并行性和线程级并行性,以实现更高性能和应用效能。仅靠扩充目前占主流的超标量和vliw技术,要实现新一代处理器是十分困难的,其中一个主要原因是布线延迟问题。随着芯片制造技术的发展,一个时钟周期中信号在芯片内所能传输的范围越来越小。特别当未来采用35纳米以下设计技术时,在一个时钟周期内信号所能传输的范围仅为芯片面积的1%。
多核处理器创新型多核处理器的发展.docx
多核处理器创新型多核处理器的发展布线延迟将影响目前主流商用超标量和vliw技术的长远发展。目前一些新型多核处理器结构初露端倪它们依赖于开发指令级并行性以外的其他更粗粒度的并行性如数据级并行性和线程级并行性以实现更高性能和应用效能。仅靠扩充目前占主流的超标量和vliw技术要实现新一代处理器是十分困难的其中一个主要原因是布线延迟问题。随着芯片制造技术的发展一个时钟周期中信号在芯片内所能传输的范围越来越小。特别当未来采用35纳米以下设计技术时在一个时钟周期内信号所能传输的范围
多核处理器创新型多核处理器的发展.docx
第PAGE\*Arabic\*MERGEFORMAT10页共NUMPAGES\*MERGEFORMAT10页多核处理器创新型多核处理器的发展布线延迟将影响目前主流商用超标量和vliw技术的长远发展。目前,一些新型多核处理器结构初露端倪,它们依赖于开发指令级并行性以外的其他更粗粒度的并行性,如数据级并行性和线程级并行性,以实现更高性能和应用效能。仅靠扩充目前占主流的超标量和vliw技术,要实现新一代处理器是十分困难的,其中一个主要原因是布线延迟问题。随着芯片制造技术的发展,一个时钟周期中信号在芯