预览加载中,请您耐心等待几秒...
1/4
2/4
3/4
4/4

在线预览结束,喜欢就下载吧,查找使用更方便

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

2009计算机组成原理考研真题 11.冯诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是(c)。 A指令操作码的译码结果B指令和数据的寻址方式 C指令周期的不同阶段D指令和数据所在的存储单元 12.一个C语言程序在一台32位机上运行。程序中定义了三个变量x,y和z,其中x和z为int型,y为short型。当x=127,y=-9时,执行赋值语句z=x+y后,x,y和z的值分别是(d)。 Ax=0000007FH,y=FFFF9H,z=00000076H Bx=0000007FH,y=FFFF9H,z=FFFF0076H Cx=0000007FH,y=FFFF7H,z=FFFF0076H Dx=0000007FH,y=FFFF7H,z=00000076H 13.浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=27×29/32,Y=27×5/8,则用浮点加法计算X+Y的最终结果是(d)。 A001111100010B001110100010 C010000010001D发生溢出 14某计算机的Cache共有16块,采用2路组相连映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入到的Cache组号是(c)。 A0B2C4D6 15.某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是(d)。 A1,15B2,15C1,30D2,30 16.某机器字长16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字节,第二字节为相对位移量字节。假定取指令时,每取一个字节PC自动加1。若某转移指令所在主存地址为2000H,相对位移量字段内容为06H,则该转移指令成功转移后的目标地址是(c)。 A2006HB2007HC2008HD2009H 17.下列关于RISC的叙述中,错误的是(a)。 ARISC普遍采用微程序控制器 BRISC大多数指令在一个时钟周期内完成 CRISC的内部通用寄存器数量相对CISC多 DRISC的指令数、寻址方式和指令格式种类相对CISC少 18.某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略功能段之间的缓存时间)分别为90ns、80ns、70ns、60ns,则该计算机的CPU时钟周期至少是(a)。 A90nsB80nsC70nsD60ns 19.相对于微指令控制器、硬布线控制器的特点是(d)。 A指令执行速度慢,指令功能的修改和扩展容易 B指令执行速度慢,指令功能的修改和扩展难 C指令执行速度快,指令功能的修改和扩展容易 D指令执行速度快,指令功能的修改和扩展难 20.假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是(b)。 A10MBPsB20MBPsC40MBPsD80MBPs 22.下列选项中,能引起外部中断的事件是(a)。 A键盘输入B除数为0C浮点运算下溢D访存缺页 23.单处理器系统中,可并行的是(d)。 I.进程与进程II.处理器与设备III.处理器与通道IV.设备与设备 AI,II和IIIBI,II和IVCI,III和IVDII,III和IV 43.某计算机的CPU主频为500MHz,CPI为5(即执行每条指令平均需要5个时钟周期)。假定某外设的数据传输率为0.5MBPs,采用中断方式与主机进行数据传送,以32位为传输单位,对应的中断服务程序包含18条指令,中断服务的其他开销相当于2条指令的执行时间。请回答下列问题,要求给出计算过程。 (1)在中断方式下,CPU用于该外设I/O的时间占整个CPU时间的百分比是多少? (2)当该外设的数据传输率达到5MB/s时,改用DMA方式传送数据。假定每次DMA传送大小为5000B,且DMA预处理和后处理的总开销为500个时钟周期,则CPU用于该外设I/O的时间占整个CPU时间的百分比是多少?(假设DMA与CPU之间没有访存冲突) 44.某计算机字长16位,采用16位定长指令字结构,部分数据通路结构如图17所示。图17中所有控制信号为1时表示有效、为0时表示无效,例如控制信号MDRinE为1表示允许数据从DB打入MDR,MDRin为1表示允许数据从总线打入MDR。假设MAR的输出一直处于使能状态。加法指令“ADD(R1),R0”的功能为(R0)+((R1))->(R1),即将R0中的数据与R1的