预览加载中,请您耐心等待几秒...
1/10
2/10
3/10
4/10
5/10
6/10
7/10
8/10
9/10
10/10

亲,该文档总共20页,到这已经超出免费预览范围,如果喜欢就直接下载吧~

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

(19)中华人民共和国国家知识产权局(12)发明专利申请(10)申请公布号CN113744703A(43)申请公布日2021.12.03(21)申请号202111312384.7(22)申请日2021.11.08(71)申请人惠科股份有限公司地址518000广东省深圳市宝安区石岩街道石龙社区工业二路1号惠科工业园厂房1栋一层至三层、五至七层,6栋七层(72)发明人周满城古涛陈杰康报虹(74)专利代理机构深圳市隆天联鼎知识产权代理有限公司44232代理人金云嵋(51)Int.Cl.G09G3/36(2006.01)权利要求书2页说明书11页附图6页(54)发明名称像素驱动方法、驱动电路及显示面板(57)摘要本申请属于显示面板技术领域,具体涉及一种像素驱动方法、驱动电路以及显示面板;本申请的像素驱动方法包括:获取每列数据线对应的目标数据电压;基于各列数据线对应的目标数据电压计算出基准数据电压;在向各列数据线施加与其对应的目标数据电压之前,将基准数据电压施加至各列数据线上;在扫描之前,将各列数据线上的电压从基准数据电压调整至对应的目标数据电压。利用本申请的像素驱动方法,显示面板对应的各列数据线上的寄生电容所产生的总功率要小于将各列数据线上的电压从上一帧画面的遗留电压调整至对应的目标数据电压所产生的总功率,因此,可以有效的降低数据线上寄生电容所产生的功耗,解决了显示面板功耗大带来的能源浪费的问题。CN113744703ACN113744703A权利要求书1/2页1.一种像素驱动方法,其特征在于,所述方法包括:获取每列数据线对应的目标数据电压;基于各列所述数据线对应的目标数据电压计算出基准数据电压;在向各列所述数据线施加与其对应的目标数据电压之前,将所述基准数据电压施加至各列所述数据线上;在扫描之前,将各列所述数据线上的电压从所述基准数据电压调整至对应的目标数据电压。2.根据权利要求1所述的像素驱动方法,其特征在于,基于各列所述数据线对应的目标数据电压计算出基准数据电压的方法,包括:利用以下公式计算得出基准数据电压:Vjz=(V1+V2+V3+…+Vn)/n其中,Vjz是基准数据电压,V1、V2、V3、…Vn是对应列数据线上的目标数据电压,n为数据线的总列数。3.一种像素驱动电路,包括多个阵列排布的像素单元和多列数据线,所述数据线与所述像素单元连接,其特征在于,所述像素驱动电路还包括:中心控制板,用于获取每列数据线对应的目标数据电压,并基于各列所述数据线对应的目标数据电压计算出基准数据电压;源驱动电路,与所述中心控制板和各列所述数据线连接,用于在向各列所述数据线施加与其对应的目标数据电压之前,将获取到的所述基准数据电压施加至各列所述数据线上;且还用于在扫描之前,将各列所述数据线上的电压从所述基准数据电压调整至对应的目标数据电压。4.根据权利要求3所述的像素驱动电路,其特征在于,所述源驱动电路包括第一信号单元,所述第一信号单元的输出端与各列所述数据线连接;所述像素驱动电路还包括预存电压单元,所述预存电压单元包括预存电压输出端和多个并联设置并与所述预存电压输出端连接的预存电压支路,所述预存电压输出端与所述第一信号单元的输入端连接,各所述预存电压支路上的预存电压不同;所述中心控制板与所述预存电压单元连接,用于根据所述基准数据电压控制预存电压与所述基准数据电压相等的预存电压支路导通。5.根据权利要求4所述的像素驱动电路,其特征在于,所述预存电压支路包括预存电压输入端和开关晶体管,所述开关晶体管的第一端与所述预存电压输入端连接,第二端与所述预存电压输出端连接,控制端与所述中心控制板连接;其中,各所述预存电压支路的预存电压输入端上的预存电压不同。6.根据权利要求4所述的像素驱动电路,其特征在于,任意相邻两列数据线之间设置有中间晶体管,所述中间晶体管的第一端和第二端分别与相邻两列所述数据线连接;所述第一信号单元的输出端与起始晶体管的第一端连接,所述起始晶体管的第二端与第一列数据线或最后一列数据线连接;所述源驱动电路还包括与所述第一信号单元并列设置的第二信号单元,所述第二信号2CN113744703A权利要求书2/2页单元的输入端与所述中心控制板连接,所述第二信号单元的输出端与所述起始晶体管及各所述中间晶体管的控制端连接,所述第二信号单元用于将所述中心控制板的控制信号传输至所述起始晶体管及各所述中间晶体管的控制端,以控制所述起始晶体管及各所述中间晶体管打开。7.根据权利要求4所述的像素驱动电路,其特征在于,所述源驱动电路还包括与所述第一信号单元并列设置的第二信号单元,所述第二信号单元的输入端与所述中心控制板连接;所述像素驱动电路还包括多个共享晶体管;所述共享晶体管的第一端与所述数据线一一对应连接;所述多个共享晶体管的第二端均与所述第一信号单元的输出端连