预览加载中,请您耐心等待几秒...
1/9
2/9
3/9
4/9
5/9
6/9
7/9
8/9
9/9

在线预览结束,喜欢就下载吧,查找使用更方便

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

高速电路设计与仿真分析技术培训 课程背景:电路设计,尤其是现代高速电路系统的设计,是一个随着电子技术的发展而日新月异的工作,具有很强的趣味性,也具有相当的挑战性。本课程的目的是要使电子系统设计工程师们能够更好地掌握高速电路系统设计的方法和技巧,跟上行业发展要求。因此,本课程由简到难、由理论到实践讲述了如何使用Cadence工具进行高速电路系统设计,以及利用仿真分析对设计进行指导和验证。 【主办单位】中国电子标准协会培训中心【协办单位】深圳市威硕企业管理咨询有限公司 【培训对象】从事开发部门主管、SI工程师、硬件设计开发工程师、PCBLAYOUT工程师、电源设计开发工程师、硬件测试工程师、系统工程师、质量经理、质量管理工程师、结构设计工程师、生产工艺工程师等。 课程提纲:(3天)具体授课内容将结合参会单位及学员的情况以及大家所关注的问题进行调整。 第1章高速系统设计简介1.1PCB设计技术回顾1.2什么是“高速”系统设计1.3如何应对高速系统设计1.3.1理论作为指导和基准1.3.2实践经验积累1.3.3时间效率平衡1.4小结第2章高速系统设计理论基础2.1微波电磁波简介2.2微波传输线2.2.1微波等效电路物理量2.2.2微波传输线等效电路2.3电磁波反射2.4微波传输介质2.4.1微带线MicrostripLine2.4.2微带线的损耗2.4.3带状线StripLine2.4.4同轴线CoaxialLine2.4.5双绞线TwistLine2.4.6差分传输线2.4.7差分阻抗2.5“阻抗”的困惑2.5.1阻抗的定义2.5.2为什么要考虑阻抗2.5.3传输线结构和传输线阻抗2.5.4瞬时阻抗和特征阻抗2.5.5特征阻抗和信号完整性2.5.6为什么是50Ω2.6阻抗的测量2.7“阻抗”的困惑之答案2.8小结第3章信号完整性简介3.1什么是信号完整性3.2信号完整性问题分类3.3反射的产生和预防3.3.1反射的产生3.3.2反射的消除和预防3.3.2.1匹配3.3.2.2拓扑结构设计3.4串扰的产生和预防3.4.1串扰的产生3.4.2串扰的预防与消除3.5电源完整性分析3.5.1电源系统设计目标3.5.2电源系统设计方法3.5.3电容的理解3.5.4SSN分析和应用3.6电磁兼容性EMC和电磁干扰EMI3.7影响信号完整性的其他因素3.8小结第4章Cadence高速系统设计工具4.1Cadence高速系统设计流程4.2约束管理器ConstrainManager4.3SigXplorer信号完整性分析工具4.3.1S参数(Scatteringparameters)4.3.2过孔模型生成(ViaModeling)4.3.3通道分析CA(ChannelAnalysis)4.4前仿和后仿第5章Cadence高速系统设计流程及工具使用5.1高速电路设计流程的实施条件分析5.2IBIS模型和DML模型5.2.1IBIS模型介绍5.2.2IBIS文件介绍5.2.3DML模型5.2.4如何获得IBIS模型5.2.5在Cadence中使用IBIS模型5.2.6IBIS2SigNoise的警告和错误参考5.3仿真库的建立和设置5.4仿真分析条件设置5.4.1Cross-section——PCB叠层设置5.4.2DCNets——直流电压设置5.4.3Devices——器件类型和管脚属性设置5.4.4SIModels——为器件指定模型5.4.5SIAudit——仿真条件的检查5.5系统设计和(预)布局5.6使用SigXP进行仿真分析5.6.1拓扑结构抽取5.6.2在SigXP中进行仿真5.6.2.1设置激励和仿真类型5.6.2.2设置仿真参数5.6.2.3查看仿真结果5.6.2.4为什么要进行参数扫描仿真5.7约束规则生成5.7.1简单约束设计——PropDelay5.7.2拓扑约束设计——Wiring5.7.3时序相关约束设计——Switch-SettleDelay5.8约束规则的应用5.8.1层次化约束关系5.8.2约束规则的映射5.8.3ConstrainMananer的使用5.9布线后的仿真分析和验证5.9.1布线后仿真的必要性5.9.2布线后仿真流程5.10电源完整性设计5.10.1电源完整性设计方法5.10.2电源完整性设计分析步骤5.10.3多节点仿真分析5.10.4电容的布局和布线5.10.5合理认识电容的有效去耦半径5.11SSN的设计分析5.12小结第6章高速系统设计实例设计分析6.1设计实例介绍6.2DDR设计分析6.2.1DDR规范的DC和AC特性6.2.2DDR规范的时序要求6.2.3DDR芯片的电气特性和时序要求6.2.4DDR控制器的电气特性和时序要求6.3仿真库的建立6.3.1DDR芯片的IBIS文件处理6.3.2FP