预览加载中,请您耐心等待几秒...
1/10
2/10
3/10
4/10
5/10
6/10
7/10
8/10
9/10
10/10

亲,该文档总共18页,到这已经超出免费预览范围,如果喜欢就直接下载吧~

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

(19)中华人民共和国国家知识产权局*CN103248526A*(12)发明专利申请(10)申请公布号(10)申请公布号CNCN103248526103248526A(43)申请公布日2013.08.14(21)申请号201210027495.8(22)申请日2012.02.08(71)申请人迈普通信技术股份有限公司地址610041四川省成都市高新区九兴大道16号迈普大厦(72)发明人程鸿博李建国王茂松王宏兵(74)专利代理机构北京德琦知识产权代理有限公司11018代理人谢安昆宋志强(51)Int.Cl.H04L12/26(2006.01)H04L1/22(2006.01)权权利要求书3页利要求书3页说明书8页说明书8页附图6页附图6页(54)发明名称实现带外监控管理的通信设备、方法及主从切换方法(57)摘要本发明公开了实现带外监控管理的通信设备,包括一主控卡和由至少一交换卡和至少一线卡组成的被管理板卡,主控卡包含有FPGA,每个被管理板卡包含有一单片机;主控卡FPGA通过扩展出的localbus与主控卡CPU相连,主控卡FPGA通过仿真出对应数量的UART总线与每个被管理板卡的单片机相连;主控卡的FPGA,用于通过localbus接收来自主控卡CPU的管理命令并将其通过UART总线转发至对应被管理板卡的单片机;通过UART总线接收来自被管理板卡的单片机的管理响应命令,发送到主控卡CPU;被管理板卡的单片机,用于通过UART接口接收来自主控卡FPGA的管理命令;并通过UART接口发送管理响应命令至主控卡的FPGA。本发明还公开了实现带外监控管理的方法及主从切换方法。本发明可有效提高数据转发效率。CN103248526ACN10324856ACN103248526A权利要求书1/3页1.一种实现带外监控管理的通信设备,包括一个主控卡和由至少一个交换卡和至少一个线卡组成的被管理板卡,其特征在于,所述主控卡包含有现场可编程门阵列FPGA,所述每个被管理板卡包含有一个单片机;所述主控卡的FPGA通过扩展出的本地总线localbus与主控卡的中央处理单元CPU的localbus接口相连,所述主控卡的FPGA通过其IO接口仿真出对应数量的通用异步收发器UART总线与所述每个被管理板卡的单片机相连;所述主控卡的FPGA,用于通过localbus接收来自主控卡的CPU的管理命令,并将其通过UART总线转发至对应的所述被管理板卡的单片机;通过UART总线接收来自所述被管理板卡的单片机的管理响应命令,发送到主控卡的CPU;所述被管理板卡的单片机,用于通过UART接口接收来自所述主控卡的FPGA的管理命令;并通过UART接口发送管理响应命令至所述主控卡的FPGA。2.根据权利要求1所述的通信设备,其特征在于,所述主控卡的FPGA还用于为每条UART总线分别创建接收寄存器和发送寄存器,对各个UART总线的接收寄存器和发送寄存器统一编址到localbus接口;根据从localbus中提取的地址信息,将接收到的来自主控卡的CPU的所述管理命令存储到所述地址信息对应的UART总线的发送寄存器中,并将各个发送寄存器中的管理命令通过对应UART总线实时地发送至所连接的被管理板卡的单片机;将通过UART总线传输的来自所述被管理板卡的单片机的管理响应命令存储到该UART总线对应的接收寄存器中,同时产生中断信号到主控卡的CPU,使得主控卡的CPU在接收到主控卡的FPGA的中断信号后,根据地址信息读取相应接收寄存器中的管理响应命令。3.根据权利要求1所述的通信设备,其特征在于,所述被管理板卡的单片机还与所在被管理板卡的其它逻辑器件之间通过任意总线相连,将其检测到的所在被管理板卡的各个逻辑器件的芯片状态通过UART总线发送至主控卡的FPGA。4.根据权利要求1所述的通信设备,其特征在于,所述被管理板卡的单片机通过任意总线与所在被管理板卡的CPU连接。5.一种实现带外监控管理的通信设备,包括:一个主用主控卡、以及由一个备用主控卡、至少一个交换卡和至少一个线卡组成的被管理板卡,其特征在于,所述主用主控卡包含有现场可编程门阵列FPGA,所述每个被管理板卡包含有一个单片机;所述主用主控卡的FPGA通过扩展出的本地总线localbus与主用主控卡的CPU的localbus接口相连,所述主用主控卡的FPGA通过其IO接口仿真出对应数量的UART总线与所述每个被管理板卡的单片机相连;所述主用主控卡的FPGA,用于通过localbus接收来自主用主控卡的CPU的管理命令,并将其通过UART总线转发至对应的所述被管理板卡的单片机;通过UART总线接收来自所述被管理板卡的单片机的管理响应命令,发送到主用主控卡的CPU;所述被管理板卡的单片机,用于通过UART接口接收来自所述主用主控卡的FP