预览加载中,请您耐心等待几秒...
1/9
2/9
3/9
4/9
5/9
6/9
7/9
8/9
9/9

在线预览结束,喜欢就下载吧,查找使用更方便

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

(19)中华人民共和国国家知识产权局(12)发明专利申请(10)申请公布号CN110213550A(43)申请公布日2019.09.06(21)申请号201910601406.8(22)申请日2019.07.04(71)申请人湖南电气职业技术学院地址411101湖南省湘潭市下摄司潭下路2号湖南电气职业技术学院(72)发明人刘宗瑶容慧石琼王艳(74)专利代理机构长沙瀚顿知识产权代理事务所(普通合伙)43223代理人吴亮朱敏(51)Int.Cl.H04N7/18(2006.01)H04N5/765(2006.01)权利要求书1页说明书5页附图2页(54)发明名称一种多路SDI视频收发装置(57)摘要本发明公开了一种多路SDI视频收发装置,包括:视频接收端、视频发送端、现场可编程门阵列芯片和时钟分配器;现场可编程门阵列芯片具有串行高速收发器和锁相环;视频接收端具有SDI视频源输入接口和均衡器;均衡器的输入端连接多个SDI视频源输入接口,均衡器的输出端连接串行高速收发器;时钟分配器与多个锁相环相连接;接收端串行高速收发器用于接收多路SDI视频源,视频信号经过处理后并发送至视频发送端;视频发送端具有SDI视频源输出接口和驱动器,驱动器的输入端连接串行高速收发器;驱动器的输出端连接多个SDI视频源输出接口,解决了多路SDI视频收发装置的通用性和稳定性差,功耗高的问题。CN110213550ACN110213550A权利要求书1/1页1.一种多路SDI视频收发装置,其特征在于,包括:视频接收端、视频发送端、现场可编程门阵列芯片以及时钟分配器;其中:所述现场可编程门阵列芯片,具有串行高速收发器以及锁相环;所述视频接收端,具有SDI视频源输入接口以及均衡器;其中,所述均衡器的输入端连接多个SDI视频源输入接口以接收多路SDI视频源,所述均衡器的输出端连接所述现场可编程门阵列芯片的串行高速收发器,以将接收的多路SDI视频源输入至串行高速收发器;所述时钟分配器,与所述现场可编程门阵列芯片的多个锁相环相连接,以向所述锁相环提供参考时钟信号;其中,所述锁相环均连接至带串行高速收发器的发送模块或接收模块;所述串行高速收发器,在接收端,用于接收多路SDI视频源的串行数据,在发送端,用于发送多路SDI视频的串行数据;所述视频发送端,具有SDI视频源输出接口以及驱动器;其中,所述驱动器的输入端连接所述现场可编程门阵列芯片的串行高速收发器,以将接收的多路SDI视频源输入至所述驱动器中;所述驱动器的输出端连接多个所述SDI视频源输出接口以接收多路SDI视频源。2.根据权利要求1所述的多路SDI视频收发装置,其特征在于,所述接收模块以及发送模块包括串行高速收发器和视频处理电路,所述均衡器的输出端与所述现场可编程门阵列芯片的接收模块相连接;所述驱动器的输入端与所述现场可编程门阵列芯片的发送模块相连接。3.根据权利要求2所述的多路SDI视频收发装置,其特征在于,所述锁相环的数量Q=max(接收模块数量,发送模块数量)/n;其中,n=3,Q最小数值为1。4.根据权利要求1所述的多路SDI视频收发装置,其特征在于,每路SDI视频源输入接口分别接入一SDI视频源,多个SDI视频源输入接口分别通过一均衡器连接至现场可编程门阵列芯片的串行高速收发器。5.根据权利要求3所述的多路SDI视频收发装置,其特征在于,所述一个锁相环输出的时钟最大可连接12对串行高速收发器。6.根据权利要求1所述的多路SDI视频收发装置,其特征在于,还包括用于显示视频内容的监视器,所述驱动器的输出端与所述监视器相连接;所述监视器连接多个所述驱动器,以接收多路SDI视频源。7.根据权利要求1所述的多路SDI视频收发装置,其特征在于,还包括用于产生时钟信号的有源晶振;所述有源晶振的输出端与所述时钟分配器的输入端连接。2CN110213550A说明书1/5页一种多路SDI视频收发装置技术领域[0001]本发明涉及现场可编程门阵列器件应用领域,具体地涉及一种多路SDI视频收发装置。背景技术[0002]SDI是数字分量串行接口(serialdigitalinterface)的缩写,是由SMPTE组织制定的一种数字视频接口标准。目前SDI已经从SD-SDI、HD-SDI、3G-SDI、6G-SDI到12G-SDI(真4K),这也使得SDI视频的数据吞吐量越来越大,特别是多路SDI视频需要同时传输时。为保证传输过程的实时性,数据并行处理机制显得格外重要。而随着现场可编程门阵列(FPGA)的技术不断更新,以其突出的可灵活性编程、低延迟、实时性和并行性特点,非常适合视频处理,因此,通过共用参考时钟的方式,FPGA可同时并行处理多路视频接收和发送,减少了其他芯片的使用数量,简化了系统设计的复杂度,例如,传统的多路SDI视频信号