预览加载中,请您耐心等待几秒...
1/10
2/10
3/10
4/10
5/10
6/10
7/10
8/10
9/10
10/10

在线预览结束,喜欢就下载吧,查找使用更方便

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

(19)国家知识产权局(12)发明专利申请(10)申请公布号CN115913146A(43)申请公布日2023.04.04(21)申请号202310220912.9H03H11/28(2006.01)(22)申请日2023.03.09(71)申请人成都嘉纳海威科技有限责任公司地址610200四川省成都市双流区西南航空港经济开发区物联网产业园(72)发明人叶珍杨聪聪钟丹罗丰廷白杨彭宇童伟王测天(74)专利代理机构西安正华恒远知识产权代理事务所(普通合伙)61271专利代理师陈选中(51)Int.Cl.H03F3/195(2006.01)H03F1/56(2006.01)H03F1/26(2006.01)H03F1/30(2006.01)权利要求书2页说明书6页附图1页(54)发明名称一种可重构放大器芯片(57)摘要本发明公开了一种可重构放大器芯片,包括依次连接的可重构输入匹配网络、共源共栅网络以及可重构增益网络,可重构输入匹配网络作为所述可重构放大器芯片的射频输入端,可重构增益网络的输出端作为所述可重构放大器芯片的射频输出端。本发明通过开关调整可选择不同的通道工作,可实现直通、放大、衰减多种工作状态,从而可完成放大器放大能力的重构;本发明通过多个二极管工作状态的调整,实现了匹配网络的可重构性,从而不仅可完成不同的噪声匹配,更可实现不同的工作中心频率,甚至对不同的带外信号也具有一定的抑制能力。CN115913146ACN115913146A权利要求书1/2页1.一种可重构放大器芯片,其特征在于,包括依次连接的可重构输入匹配网络、共源共栅网络以及可重构增益网络,所述可重构输入匹配网络作为所述可重构放大器芯片的射频输入端,所述可重构增益网络的输出端作为所述可重构放大器芯片的射频输出端;所述可重构输入匹配网络用于对放大器芯片噪声、不同工作频率以及带外抑制进行调整;所述共源共栅网络用于信号放大,并通过其隔离度使所述可重构输入匹配网络和可重构增益网络易于实现,并提供温补效应;所述可重构增益网络用于提供链路不同增益大小。2.根据权利要求1所述的可重构放大器芯片,其特征在于,所述可重构输入匹配网络包括电容C1;所述电容C1的一端作为所述可重构输入匹配网络的输入端,其另一端分别与电容C2的一端和微带线TL1的一端连接,所述电容C2的另一端分别与电阻Rc1的一端和二极管D1的正极连接,所述电阻Rc1的另一端与控制电压V1连接,所述二极管D1的负极接地,所述微带线TL1的另一端分别与电感L1的一端和微带线TL2的一端连接,所述电感L1的另一端与电容C3的一端连接,所述电容C3的另一端分别与电阻Rc2的一端和二极管D2的一端连接,所述电阻Rc2的另一端与控制电压V2连接,所述二极管D2的负极接地,所述微带线TL2的另一端分别与电感L2的一端和微带线TL3的一端连接,所述电感L2的另一端与电容C4的一端连接,所述电容C4的另一端分别与电阻Rc3的一端和二极管D3的正极连接,所述电阻Rc3的另一端与控制电压V3连接,所述二极管D3的负极接地,所述微带线TL3的另一端作为所述可重构输入匹配网络的输出端。3.根据权利要求1所述的可重构放大器芯片,其特征在于,所述共源共栅网络包括晶体管M1、晶体管M2以及晶体管M3;所述晶体管M2的栅极作为所述可重构输入匹配网络的输入端,并与电阻R3的一端连接,所述电阻R3的另一端分别与电阻R1的一端、晶体管M3的栅极以及晶体管M3的漏极连接,所述晶体管M3的源极与接地电阻R2连接,所述电阻R1的另一端与电源VD连接;所述晶体管M2的源极接地,所述晶体管M2的漏极与晶体管M1的源极连接,所述晶体管M1的栅极分别与接地电容C5和电阻R6的一端连接,所述电阻R6的另一端分别与接地电阻R5和电阻R4的一端连接,所述电阻R4的另一端与电源VD连接,所述晶体管M1的漏极与微带线TL4的一端连接,所述微带线TL4的另一端作为所述共源共栅网络的输出端,并与电感L3的一端连接,所述电感L3的另一端分别与电源VD和接地电容C7连接。4.根据权利要求1所述的可重构放大器芯片,其特征在于,所述可重构增益网络包括电容C6;所述电容C6的一端作为所述可重构增益网络的输入端,所述电容C6的另一端与微带线TL5的一端连接,所述微带线TL5的另一端分别与开关管Ms1的源极、开关管Ms2的源极以及开关管Ms3的源极连接;所述开关管Ms1的栅极与电阻Rc4的一端连接,所述电阻Rc4的另一端与控制电压V4连接,所述开关管Ms1的漏极与微带线TL6的一端连接,所述微带线TL6的另一端与电容C8的一端连接,所述电容C8的另一端分别与电阻R9的一端和晶体管M4的栅极连接,所述电阻R9的另一端分别与晶体管M5的漏极、晶体管M5的栅极以及电阻R7的一端连接,所述晶体管M5的源