基于FPGA的数字钟的设计.doc
雨巷****轶丽
亲,该文档总共19页,到这已经超出免费预览范围,如果喜欢就直接下载吧~
相关资料
基于FPGA的数字钟的设计.doc
PAGE\*MERGEFORMAT181设计的要求本次设计主要是研究基于FPGA的数字钟,要求是以24小时为周期,显示时、分、秒。采用1HZ的基准脉冲信号产生1S的基准时间,当计数达到60次时,输出1个分钟(min)脉冲;当1min的时钟计数到达60次时,输出1个小时(h)脉冲;若1h的时钟计数达到23次时,并且1min的计数到59次、1s的计数也达到59次,再来1个1s的脉冲,数字钟就自己复位,重新从零开始计时。为了保证计时的稳定及准确须由晶体振荡器提供时间基准信号。该系统是基于FPGA的设计,采
基于FPGA的数字钟的设计.doc
181设计的要求本次设计主要是研究基于FPGA的数字钟,要求是以24小时为周期,显示时、分、秒。采用1HZ的基准脉冲信号产生1S的基准时间,当计数达到60次时,输出1个分钟(min)脉冲;当1min的时钟计数到达60次时,输出1个小时(h)脉冲;若1h的时钟计数达到23次时,并且1min的计数到59次、1s的计数也达到59次,再来1个1s的脉冲,数字钟就自己复位,重新从零开始计时。为了保证计时的稳定及准确须由晶体振荡器提供时间基准信号。该系统是基于FPGA的设计,采用VHDL进行系统功能的描述,采用自顶向
基于FPGA数字钟的设计.docx
基于FPGA数字钟的设计近几年来,随着数字时钟的普及,数字时钟在日常生活中扮演着越来越重要的角色。其中,数字时钟的设计相对于传统时钟有更多的优点,如准确性高、易于读取和操作等。在此基础上,本文将介绍一个基于FPGA的数字钟的设计。一、设计背景数字时钟是以数字形式显示时间的时钟。目前市场上已有许多制造商生产数字时钟,且其功能也在不断提升。传统数字时钟的电路部分使用集成电路来实现,这种方法的缺点是不够灵活,而且不易于进行定制化设计。因此,我们选择使用FPGA来实现数字时钟的设计。FPGA(FieldProgr
基于FPGA的数字钟设计.docx
基于FPGA的数字钟设计学院:电子信息工程学院专业:电子设计自动化班级:1班姓名:XXX学号:201210525XXX摘要伴随着集成电路技术的发展,电子设计自动化(EDA)技术逐渐成为数字电路设计的重要手段。基于FPGA的EDA技术的发展和应用领域的扩大与深入,使得EDA技术在电子信息,通信,自动控制,计算机等领域的重要性日益突出。本设计给出了一种基于FPGA的多功能数字钟方法,采用EDA作为开发工具,VHDL语言和图形输入为硬件描述语言,QuartusII作为运行程序的平台,编写的程序经过调试运行,波形
基于FPGA的数字钟设计.docx
摘要伴随着集成电路技术的发展,电子设计自动化(EDA)技术逐渐成为数字电路设计的重要手段。基于FPGA的EDA技术的发展和应用领域的扩大与深入,使得EDA技术在电子信息,通信,自动控制,计算机等领域的重要性日益突出。本设计给出了一种基于FPGA的多功能数字钟方法,采用EDA作为开发工具,VHDL语言和图形输入为硬件描述语言,QuartusII作为运行程序的平台,编写的程序经过调试运行,波形仿真验证,下载到EDA实验箱的FPGA芯片,实现了设计目标。系统主芯片采用CycloneII系列EP2C35F672C